跳转到主要内容
winniewei 提交于

<p><em>领先的物联网、移动和汽车</em><em>SoC</em><em>半</em><em>导体</em><em>IP</em><em>核提供商</em><em>Arasan Chip Systems</em><em>今天宣布,其符合</em><em>MIPI C-PHY v2.0</em><em>和</em><em>D-PHY 2.5</em><em>规范的</em><em>MIPI C/D-PHY</em><em>组合</em><em>IP</em><em>核即刻起提供使用。</em>&nbsp;</p>

<p>移动和汽车SoC半导体IP核的领先提供商Arasan Chip Systems今天宣布,其符合最新MIPI C-PHY v2.0和MIPI D-PHY v2.5规范的MIPI C-PHY℠/D-PHY℠组合IP核即刻起提供使用。这款升级后的MIPI C-PHY℠/D-PHY℠组合IP核无缝集成到Arasan自有的MIPI CSI-2®&nbsp;IP和MIPI DSI®&nbsp;IP,作为Arasan的Total IP™用于MIPI成像和显示解决方案的一部分。Arasan的第二代C-PHY℠/D-PHY℠组合IP核利用FINFET技术的优势进行了重新设计,以实现超低功耗。</p>

<p>Arasan的MIPI C-PHY℠&nbsp;v2.0/D-PHY℠&nbsp;v2.5组合IP每通道提供带宽为6Gbps,D-PHY℠模式下的最大吞吐量为24Gbps,C-PHY℠模式下每个trio的带宽为6Gsps,最大吞吐量为41Gsps。其他重要功能升级包括:</p>

<ul type="disc">
<li>与Arasan的MIPI CSI-2或MIPI DSI-2®配合使用时,MIPI C-PHY℠/D-PHY℠组合IP核提供内置测试功能,包括PRBS发生器和内部环回,以支持大批量制造所需的高性价比测试。</li>
<li>适用于D-PHY℠的新的节能型HS-Tx半摆幅模式、&nbsp;</li>
<li>带扩频时钟的板载可编程PLL(具有或不具有针对D-PHY℠不同运行速度的偏斜校准和平衡)、电源管理功能(如降低HS-TX摆幅模式和无端接HS-RX模式)。</li>
<li>它支持面向不同应用的ALP模式,具有较长通道,可实现快速通道周转模式,从而在MIPI链路的反转方向提高通信带宽。ALP模式是CSI-2® Unified Serial Linking功能的关键,可减少接口连线并有助于实现更大范围。</li>
</ul>

<p>Arasan的MIPI C-PHY℠&nbsp;v2.0/D-PHY℠&nbsp;v2.5组合IP现已提供授权。要了解供应情况、交货时间和购买测试芯片(在台积公司FINFET上)连同使用我们的CSI-2或DSI-2 IP核编程的HDK,请联系Arasan销售部。</p>

<p><strong>关于</strong><strong>Arasan</strong>&nbsp;</p>

<p>Arasan Chip Systems自2005年起成为MIPI协会的贡献会员,是移动存储和移动连接接口IP的领先供应商,采用我们MIPI IP的芯片交付量已超过10亿片。Arasan高质量、经过硅验证的Total IP解决方案包括数字IP、AMS PHY IP、验证IP、HDK和软件。Arasan的产品组合主要针对移动SoC。“移动”一词在我们二十多年的历史中发展到包括移动的所有事物——从90年代中期的PDA到千禧年代的智能手机和平板电脑,再到当今的汽车、无人机和物联网。凭借移动SoC核心中基于标准的IP,Arasan在这一“移动”演进中处在最前沿位置。</p>

<p>Arasan IP的MIPI IP芯片交付量已超过10亿片,包括全部十大半导体公司的芯片。</p>

Arasan推出下一代组合IP核