AMD 第二代 Versal AI Edge 和 Versal Prime 系列加速迈向量产 judy / 周三, 11 六月 2025 - 09:32 第二代 Versal Prime 系列器件可提供至高 10 倍的标量算力,它将可编程逻辑与高性能嵌入式计算相结合,实现了灵活的实时传感器处理。 阅读更多 关于 AMD 第二代 Versal AI Edge 和 Versal Prime 系列加速迈向量产登录或注册以发表评论
AMD Versal™ 自适应 SoC 的 CPM PCIE 模式下,跟踪 ATS 失效请求报文 judy / 周五, 6 六月 2025 - 14:50 本篇文章提供了解决 ATS 失效请求报文问题的故障排除步骤,主要聚焦在 CQ 接口上未显示主机发送的报文的情况。 阅读更多 关于 AMD Versal™ 自适应 SoC 的 CPM PCIE 模式下,跟踪 ATS 失效请求报文登录或注册以发表评论
FPGA定点和浮点数学运算-实例对比 由 judy 提交于 周五, 6 六月 2025 - 09:41 在创建 RTL 示例时,经常使用 VHDL 2008 附带的 VHDL 包。它提供了出色的功能,可以高效地处理定点数,当然,它们也是可综合的 阅读更多 关于 FPGA定点和浮点数学运算-实例对比登录或注册以发表评论
助力快速实现时序收敛——利用 AMD VERSAL™ 自适应 SoC 的设计基线策略 judy / 周五, 30 五月 2025 - 10:07 您是否准备将设计迁移到 AMD Versal™ 自适应 SoC?设计基线是一种行之有效的时序收敛方法,可在深入研究复杂的布局布线策略之前,帮您的 RTL 设计奠定坚实的基础 阅读更多 关于 助力快速实现时序收敛——利用 AMD VERSAL™ 自适应 SoC 的设计基线策略登录或注册以发表评论
AMD Versal™ AI Engine 编程六步入门 judy / 周四, 29 五月 2025 - 09:33 AMD Versal™ AI Engine 是可编程的矢量处理器阵列,非常适合处理计算密集型 DSP 工作负载。 阅读更多 关于 AMD Versal™ AI Engine 编程六步入门登录或注册以发表评论
Versal 600G DCMAC Subsystem LogiCORE IP 产品指南 judy / 周三, 28 五月 2025 - 11:17 AMD 自适应计算文档按一组标准设计进程进行组织,以便帮助您查找当前开发任务相关的内容。您可以在设计中心页面上访问 AMD Versal™ 自适应 SoC 设计进程。 阅读更多 关于 Versal 600G DCMAC Subsystem LogiCORE IP 产品指南登录或注册以发表评论
Versal:内置自校准 (BISC) 在异步模式下的工作原理及功能 judy / 周五, 23 五月 2025 - 15:35 本文提供有关 Versal 内置自校准 (BISC) 工作方式的详细信息。此外还详述了 Versal 的异步模式及其对 BISC 的影响。 阅读更多 关于 Versal:内置自校准 (BISC) 在异步模式下的工作原理及功能登录或注册以发表评论
FPGA 大神 Adam Taylor 使用 ChipScope 调试 AMD Versal 设计 judy / 周五, 16 五月 2025 - 16:37 在上篇文章中,我们已经通过测试图案生成器,成功验证了 ALINX VD100 的图像显示链路。这次终于要接入 MIPI 摄像头,进行真正的图像处理了! 阅读更多 关于 FPGA 大神 Adam Taylor 使用 ChipScope 调试 AMD Versal 设计登录或注册以发表评论
通过 AMD Vivado™ Design Suite 五步迁移到 Versal™ 架构 judy / 周五, 16 五月 2025 - 09:39 AMD Versal自适应 SoC 架构通过异构加速和硬 IP集成提供卓越的系统性能功耗比。但当开发者想从上一代 FPGA 迁移时如何确保最佳结果呢? 阅读更多 关于 通过 AMD Vivado™ Design Suite 五步迁移到 Versal™ 架构登录或注册以发表评论
Versal 上的级联模式示例 judy / 周二, 13 五月 2025 - 17:15 本篇博文主要讲解在 PL 中将来自 IP 核的超 32 次中断布线到 PS 的情况下,该如何使用 AXI Interrupt Controller (INTC) 中的级联模式。 阅读更多 关于 Versal 上的级联模式示例登录或注册以发表评论